Chinaunix
标题:
如何区分Makefile文件里的$?
[打印本页]
作者:
zealane
时间:
2009-02-27 13:25
标题:
如何区分Makefile文件里的$?
$?是Make的自动变量,也是shell的内部变量。
在做Makefile时,遇到一个shell比较命令 if [$? eq 0];then ,该命令用来验证上个shell命令是否成功返回
但是,很遗憾解释时把$?当作Makefile的自动变量了,成了模块名。晕倒~~~
怎么来区分啊
作者:
bamv2005
时间:
2009-02-27 23:44
Makefile中$$表示$。
见"跟我一起写Makefile"使用变量之"一、变量的基础",里面说的很清楚。我当时是看这篇文章Makefile入的门,网上很容易找到,我就不贴链接了。
作者:
zealane
时间:
2009-03-03 11:44
我不是想要$这个字符,我想要的是上个shell命令(文中即cp命令)的返回结果。
Makefile文件部分是这样的:
cp /usr/src/ena.c ./ -rf ####这个是shell命令
if [$? -eq 0]; then
echo "cp sucess."
$(CC) $(CFlags) -o prog $(OBJS) ####这个是make命令
else
echo "cp fail."
fi
作者:
bamv2005
时间:
2009-03-03 20:23
那楼主有没有实验呢?
呵呵, 我是查了自己写的Makefile之后才发的帖子. 也是我没说清楚.
Makefile中$$表示$, 所以make处理时
if [ "$$?" != "0" ]; then
就变成了
if [ "$?" != "0" ]; then
这就是楼主需要的了.
其实这和shell下\\表示\一个意思. 想表示转义符本来的意义一般都是两个转义符放一起.
作者:
alphayeah
时间:
2009-03-14 17:03
印象中$$xxx是表示另一个脚本的变量。
作者:
zealane
时间:
2009-04-01 10:40
好像还是不行。
不知道是什么原因。哎
欢迎光临 Chinaunix (http://bbs.chinaunix.net/)
Powered by Discuz! X3.2