免费注册 查看新帖 |

Chinaunix

  平台 论坛 博客 文库
最近访问板块 发新帖
查看: 1209 | 回复: 0
打印 上一主题 下一主题

终于明白makefile(转) [复制链接]

论坛徽章:
0
跳转到指定楼层
1 [收藏(0)] [报告]
发表于 2010-02-04 16:42 |只看该作者 |倒序浏览
  
编写Makefile
1. 一个例子
假设我们有下面这样的一个程序,源代码如下:
/* filename: main.c */

#include "mytool1.h"
#include "mytool2.h"
  
int main(int argc,char **argv)
{
    myprint1("hello");
    myprint2("world");
}
  
  
/* filename: mytool1.h */
#ifndef _MYTOOL_1_H
#define _MYTOOL_1_H
void myprint1(char *print_str);
#endif
   
  
/* filename: mytool1.c */
#include "mytool1.h"
void myprint1(char *print_str)
{
    printf("This is mytool1 print %s\n",print_str);
}
  
   
/* filename: mytool2.h */
#ifndef _MYTOOL_2_H
#define _MYTOOL_2_H
void myprint2(char *print_str);
#endif
  
   
/* filename: mytool2.c */
#include "mytool2.h"
void myprint2(char *print_str)
{
    printf("This is mytool2 print %s\n",print_str);
}
我们可以这样来编译:
gcc -c main.c
gcc -c mytool1.c
gcc -c mytool2.c
gcc -o main main.o mytool1.o mytool2.o
这样也可以产生main程序,且不是很麻烦。但如果有一天我们修改了其中的一个文件(比如说mytool1.c),那么难道我们还要重新输入上面的命令吗?也许你会说,这个很容易解决啊,我写一个SHELL脚本,让她帮我去完成不就可以了。是的,对于这个程序来说,是可以的,但如果我们的程序有几百个源程序的时候,怎么办?难道也要编译器重新一个一个的编译?
为此,聪明的程序员们想出了一个很好的工具来做这件事情,这就是make。我们只要执行一下make命令,就可以把上面的问题解决掉。在我们执行make命令前,要先编写Makefile文件。
对于上面的例子,一个可能的Makefile的文件如下。
main: main.o mytool1.o mytool2.o
    gcc -o main main.o mytool1.o mytool2.o
main.o: main.c mytool1.h mytool2.h
    gcc -c main.c
mytool1.o: mytool1.c mytool1.h
    gcc -c mytool1.c
mytool2.o: mytool2.c mytool2.h
    gcc -c mytool2.c
有Makefile文件后,不管我们什么时候修改了源程序当中的什么文件,我们只要执行make命令,我们的编译器都只会去编译与我们修改的文件有关的文件,其它的文件不会处理。
2. Makefile的编写规则
Makefile文件中,注释以"#"开始
Makefile文件中最重要的是描述文件的依赖关系的说明,其一般的格式为:
target: components
TAB rule
第一行表示的是依赖关系,第二行是规则。
例如上面那个Makefile文件的第二行:main: main.o mytool1.o mytool2.o,表示我们的目标(target)main的依赖对象(components)是main.o mytool1.o mytool2.o
当依赖的对象在目标修改后修改的话,就要去执行规则行所指定的命令。
例如上面那个Makefile文件的第三行:gcc -o main main.o mytool1.o mytool2.o
注意:规则行中的TAB表示那里是一个TAB 键。
3. Makefile的常用变量
Makefile 有三个非常有用的变量:$@,$^,$
#这是简化后的Makefile
main: main.o mytool1.o mytool2.o
    gcc -o $@ $^
main.o: main.c mytool1.h mytool2.h
    gcc -c $
mytool1.o: mytool1.c mytool1.h
    gcc -c $
mytool2.o: mytool2.c mytool2.h
    gcc -c $
4. Makefile 的缺省规则
..c.o:
gcc -c $
#这是再一次简化后的Makefile
main: main.o mytool1.o mytool2.o
gcc -o $@ $^
..c.o:
gcc -c $


本文来自ChinaUnix博客,如果查看原文请点:http://blog.chinaunix.net/u3/102624/showart_2177948.html
您需要登录后才可以回帖 登录 | 注册

本版积分规则 发表回复

  

北京盛拓优讯信息技术有限公司. 版权所有 京ICP备16024965号-6 北京市公安局海淀分局网监中心备案编号:11010802020122 niuxiaotong@pcpop.com 17352615567
未成年举报专区
中国互联网协会会员  联系我们:huangweiwei@itpub.net
感谢所有关心和支持过ChinaUnix的朋友们 转载本站内容请注明原作者名及出处

清除 Cookies - ChinaUnix - Archiver - WAP - TOP