免费注册 查看新帖 |

Chinaunix

  平台 论坛 博客 文库
最近访问板块 发新帖
查看: 925 | 回复: 0
打印 上一主题 下一主题

Linux内核学习笔记-----Memory Addressing(中) [复制链接]

论坛徽章:
0
跳转到指定楼层
1 [收藏(0)] [报告]
发表于 2007-07-23 02:30 |只看该作者 |倒序浏览

                                4个宏
相应的段选择子分别由4个宏定义
_ _USER_CS,_ _USER_DS,  _ _KERNEL_CS,  and _ _KERNEL_DS。
四个段关联的linear address全部都是从0开始的,大小上限是2^32-1,这意味着所有的进程,
不论是User Mode的还是Kernel Mode的,可以使用相同的linear address。
所有段从0x00000000开始的另一个重要结果就是,在linux中logical address符合linear address
也就是说,logical address中的偏移地址和相应的linear address相等。
指示进程在User Mode还是Kernel Mode的CPL(Current Privilege Level),由存储在CS寄存器
中的段选择子中的RPL field指定。当CPL改变时,一些段寄存器必须做相应的更新。举个例子,当
CPL是3的时候,DS寄存器包含User数据段选择子,当CPL是0时,DS寄存器包含Kernel数据段选
择子。SS寄存器也一样,当从CPL3进入CPL0时,Linux保证SS寄存器包含的是Kernel数据段选
择子。
GDT
单处理机系统有1个GDT,多处理机上,每个CPU一个GDT。所有的GDT保存在cpu_gdt_table
数组中。用于初始化gdtr寄存器的GDT的地址和大小,保存在cpu_gdt_descr数组中。
Paging in Hardware
从80386开始,X86处理器都支持页式调度。将控制寄存器cr0设置PG标志,就可以使用页式调度机制。
当PG=0时,linear address被解释为physical address。
Regular Paging
               
               
               
               
               
从80386开始,Intel处理器的页式调度单元操作4KB的页。
32bit的线性地址被分为以下几个部分
Directory     The most significant 10 bits
Table           The intermediate 10 bits
Offset          The least significant 12 bits
               
               

本文来自ChinaUnix博客,如果查看原文请点:http://blog.chinaunix.net/u/20816/showart_344838.html
您需要登录后才可以回帖 登录 | 注册

本版积分规则 发表回复

  

北京盛拓优讯信息技术有限公司. 版权所有 京ICP备16024965号-6 北京市公安局海淀分局网监中心备案编号:11010802020122 niuxiaotong@pcpop.com 17352615567
未成年举报专区
中国互联网协会会员  联系我们:huangweiwei@itpub.net
感谢所有关心和支持过ChinaUnix的朋友们 转载本站内容请注明原作者名及出处

清除 Cookies - ChinaUnix - Archiver - WAP - TOP