免费注册 查看新帖 |

Chinaunix

  平台 论坛 博客 文库
最近访问板块 发新帖
查看: 832 | 回复: 0
打印 上一主题 下一主题

FPGA/CPLD连载 [复制链接]

论坛徽章:
0
跳转到指定楼层
1 [收藏(0)] [报告]
发表于 2007-05-09 16:49 |只看该作者 |倒序浏览







FPGA/CPLD高级培训班课程大纲
培训目标:
通过本期培训使学员不但能够精通FPGA软硬件设计,掌握软件无线电设计精髓,而且能够独立的利用FPGA开发设计有关高速数字化无线通信设备。
入学要求:
理工科类大专以上学历;喜欢并有志投身于IT事业;具备一定硬件知识;有一定计算机基础知识.
开课情况:
◆      开课时间: 5月13日 (周末班) 本期学员可享受8.5折优惠   
◆      学  时: 共15天    每天8学时   学习周期:7.5周   总计:120学时      
◆      上课地点:成都市科华北路47号(川大科技大厦)
◆      外地学员:可协助安排食宿(须提前预定)
◆      另外!CPLA/FPGA、DSP、嵌入式Linux工程师培训暑期班预报名现正式启动!现在报名可享受特价优惠!
联系方式:
◆      报名电话:028—68626056       66000616
◆      联 系 人:陶老师       李老师          在线咨询
QQ:675800155

三篇 FPGA/CPLD在软件无线电中的应用
第14章 软件无线电系统概述      
14.1 软件无线电的发展趋势
14.2 FPGA/CPLD在软件无线电系统中的重要性
14.3 软件无线电的三种结构形式
      14.3.1 射频全宽开低通采样软件无线电结构
      14.3.2 射频直接带通采样软件无线电结构
      14.3.3 宽带中频带通采样软件无线电结构
14.4 软件无线电的数学模型
      14.4.1 单通道软件无线电数学模型
      14.4.2 多通道软件无线电数学模型
  14.5小结
第15章 基于FPGA/CPLD的数据采集系统原理与工程应用
    15.1 数据采集理论介绍(Nyquist采样定理、欠采样理论)
15.2 在数据采集系统中如何选取适当采样频率去除混叠信号
15.3 基于FPGA/CPLD的数值运算
15.3.1 定点数的数值运算
15.3.2 数的定标
15.3.3 Q表示法进行数的定标
    15.4 带通采样(欠采样)原理与工程应用
15.4.1 带通采样技术及其与频率变换的关系
15.4.2 A/D前偏值电路
       15.4.3 基于FPGA/CPLD的带通采样(欠采样)的综合实验
    15.5 过采样原理与工程实例
15.5.1  过采样技术
15.5.2  A/D前偏值电路
       15.5.3  基于FPGA/CPLD的过采样综合实验
15.6小结
第16章 基于FPGA/CPLD的高速数据流处理
16.1 基于FPGA/CPLD的串并转换
16.1.1 串并转换思想
16.1.2 乒乓操作
16.1.3 基于FPGA/CPLD的串并转换设计
16.2 流水线操作
16.2.1 流水线操作思想
16.2.2 基于FPGA/CPLD的流水线操作设计
   16.3 基于FPGA/CPLD的高速数据流处理的综合实验
   16.4小结
第17章 基于FPGA/CPLD的数字滤波器的原理与工程应用
17.1 FPGA/CPLD实现数字滤波器的原理
21.1.1 基于传统的乘累加结构的FIR数字滤波器原理
21.1.2 基于分布式算法的FIR数字滤波器原理
17.2 SystemView如何产生滤波器系数
17.3 MATLAB如何产生滤波器系数
17.4 高斯滤波器的FPGA/CPLD实现
17.5 基于FPGA/CPLD的数字滤波器的综合实验
17.6小结
第18章 基于FPGA/CPLD的数字上下变频原理与工程应用
18.1 基于FPGA/CPLD的本地载波产生原理与工程应用
18.2 基于FPGA/CPLD的数字下变频原理与工程应用
18.3 基于FPGA/CPLD的数字上变频原理与工程应用
18.4 基于FPGA/CPLD的数字上下变频实验与指导
18.5小结
第19章 基于FPGA/CPLD的数字调制解调原理与工程应用
19.1 数字调制解调概述
19.2 基于FPGA/CPLD的ASK、PSK、GMSK调制解调原理与工程应用
19.3 基于FPGA/CPLD的数字调制解调的综合实验
   19.4 小结
第20章 基于FPGA/CPLD的多速率信号处理原理与工程应用
20.1 多速率信号处理概述
20.2 取样率变换性质
20.3 基于FPGA/CPLD的抽取实现原理与工程应用
20.4 基于FPGA/CPLD的插值实现原理与工程应用
20.5 基于FPGA/CPLD的多速率信号处理实验与指导
20.6小结
第21章 基于FPGA/CPLD的同步技术原理与工程应用
   21.1 基于FPGA/CPLD的载波同步技术原理与工程应用
   21.2 基于FPGA/CPLD的位同步技术原理与工程应用
   21.3 基于FPGA/CPLD的帧同步技术原理与工程应用
   21.4 基于FPGA/CPLD的同步技术实验与指导
   21.5 小结
第22章 FPGA/CPLD设计中的不稳定因素
   22.1 FPGA/CPLD设计中的不稳定因素概述
   22.2 FPGA/CPLD中数据接口的同步方法
   22.3 设计数据接口同

本文来自ChinaUnix博客,如果查看原文请点:http://blog.chinaunix.net/u1/38201/showart_295955.html
您需要登录后才可以回帖 登录 | 注册

本版积分规则 发表回复

  

北京盛拓优讯信息技术有限公司. 版权所有 京ICP备16024965号-6 北京市公安局海淀分局网监中心备案编号:11010802020122 niuxiaotong@pcpop.com 17352615567
未成年举报专区
中国互联网协会会员  联系我们:huangweiwei@itpub.net
感谢所有关心和支持过ChinaUnix的朋友们 转载本站内容请注明原作者名及出处

清除 Cookies - ChinaUnix - Archiver - WAP - TOP