免费注册 查看新帖 |

Chinaunix

  平台 论坛 博客 文库
最近访问板块 发新帖
查看: 2967 | 回复: 0
打印 上一主题 下一主题

PowerPC+FPGA调试扩展串口驱动,遇到中断问题。多多指教 [复制链接]

论坛徽章:
0
跳转到指定楼层
1 [收藏(0)] [报告]
发表于 2011-03-31 20:29 |只看该作者 |倒序浏览
大家好,我公司有一个ARM+FPGA的网管板,现在让我移植到PowerPC+FPGA的板子上。原来是AT91RM9200,现在用的是MPC8315E的处理

器。我需要做的是,修改驱动,并移植驱动和应用程序。

最近在调试FPGA扩展串口的时候,中断老是搞不定。

驱动的原理是由FPGA扩展12个uart口,分别用到了IRQ0、IRQ3、IRQ4三个外部中断。PowerPC将数据写到缓冲区里,然后FPGA给出中

断将数据通过扩展的串口将数据发送出去。接收数据就是反方向。 FPGA里默认的是低电平,通过高电平触发中断。

问题是PowerPC手册里,可以设置SEPCR寄存器实现高电平有效。但是我加载驱动,加载测试程序时,
(1)IRQ总是低电平,而且PowerPC已经低电平触发了中断,进入了中断死循环。
(2)甚至当向FPGA扩展的中断使能IER寄存器写数据时,直接导致死机。
(3)当我在中断处理完了,在returne IRQ_HANDLED之前,写1清除中断挂起位时,出现kernel bugverbose debug info)的问题。
搞了好几天了始终搞不定。请教大家这是怎么了?
我现在的疑问:1, PowerPC在初始化时,设置了中断屏蔽寄存器、清除中断挂起寄存器、极性寄存器(active high)、触发方式寄

存器(边缘触发或电平触发)。这些够了么?
2, PowerPC的 IRQ上面有划线,手册上说是支持高电平触发,难道不支持高电平触发么?
3,如果不支持高电平触发,将FPGA里加一个反向器,实现低电平触发可以么?

测试字符叠加的时候,用out_8()、in_8()发送接受函数,已经可以实现了。问题应该集中在PowerPC中断上。
大家有什么想法见解,请指教啊。另外,也可以介绍学习PowerPC的好资料,好网站啊。先谢谢各位了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则 发表回复

  

北京盛拓优讯信息技术有限公司. 版权所有 京ICP备16024965号-6 北京市公安局海淀分局网监中心备案编号:11010802020122 niuxiaotong@pcpop.com 17352615567
未成年举报专区
中国互联网协会会员  联系我们:huangweiwei@itpub.net
感谢所有关心和支持过ChinaUnix的朋友们 转载本站内容请注明原作者名及出处

清除 Cookies - ChinaUnix - Archiver - WAP - TOP