免费注册 查看新帖 |

Chinaunix

  平台 论坛 博客 文库
12
最近访问板块 发新帖
楼主: embeddedlwp
打印 上一主题 下一主题

求ioremap与ioremap_nocache区别 [复制链接]

论坛徽章:
7
丑牛
日期:2013-10-18 14:43:21技术图书徽章
日期:2013-11-03 09:58:03辰龙
日期:2014-01-15 22:57:50午马
日期:2014-09-15 07:04:39丑牛
日期:2014-10-16 14:25:222015年亚洲杯之伊朗
日期:2015-03-16 10:24:352015亚冠之城南
日期:2015-05-31 09:52:32
11 [报告]
发表于 2011-06-22 21:58 |只看该作者
X86确实是保证一致性的,P4那本书有详细讲解

论坛徽章:
0
12 [报告]
发表于 2011-06-23 09:35 |只看该作者
for x86应该是cachable的, 因为体系结构已经保证了一致性
帅绝人寰 发表于 2011-06-22 14:34


我觉得这里并不是一致性的问题。ioremap的memory是按指令顺序直接写到device上的。

如果是cacheable的话,假设我们
write reg1
write reg2

如果是cacheable的话,值就会被cache在cpu cache里,这两个值写到memeory的顺序就是不定的。

cache一致性只是保证cache和memory里的值的一致性,x86上由硬件保证。假如cache里的值是新的,memory里的是旧的。那么另外一个cpu,或者device想access这块memory的值,那么cache一致性就保证他们会独到最新的值。

论坛徽章:
2
2015年辞旧岁徽章
日期:2015-03-03 16:54:152015年迎新春徽章
日期:2015-03-04 09:53:17
13 [报告]
发表于 2011-06-23 14:05 |只看该作者
我觉得这里并不是一致性的问题。ioremap的memory是按指令顺序直接写到device上的。

如果是cacheable ...
eexplorer 发表于 2011-06-23 09:35


好吧,我先记下这个结论。
您需要登录后才可以回帖 登录 | 注册

本版积分规则 发表回复

  

北京盛拓优讯信息技术有限公司. 版权所有 京ICP备16024965号-6 北京市公安局海淀分局网监中心备案编号:11010802020122 niuxiaotong@pcpop.com 17352615567
未成年举报专区
中国互联网协会会员  联系我们:huangweiwei@itpub.net
感谢所有关心和支持过ChinaUnix的朋友们 转载本站内容请注明原作者名及出处

清除 Cookies - ChinaUnix - Archiver - WAP - TOP