免费注册 查看新帖 |

Chinaunix

  平台 论坛 博客 文库
12下一页
最近访问板块 发新帖
查看: 4125 | 回复: 11
打印 上一主题 下一主题

什么是DDR3内存?至强5500支持DDR3吗? [复制链接]

论坛徽章:
22
黑曼巴
日期:2019-09-05 13:30:1415-16赛季CBA联赛之青岛
日期:2019-09-05 13:30:3815-16赛季CBA联赛之江苏
日期:2019-09-05 13:30:3815-16赛季CBA联赛之北控
日期:2019-09-05 13:30:5615-16赛季CBA联赛之上海
日期:2019-09-05 13:30:1515-16赛季CBA联赛之上海
日期:2019-09-05 13:30:1515-16赛季CBA联赛之辽宁
日期:2019-09-05 13:30:3815-16赛季CBA联赛之北控
日期:2019-09-05 13:30:56
跳转到指定楼层
1 [收藏(0)] [报告]
发表于 2009-07-06 12:38 |只看该作者 |倒序浏览
什么是DDR3内存?至强5500支持DDR3吗?

论坛徽章:
22
黑曼巴
日期:2019-09-05 13:30:1415-16赛季CBA联赛之青岛
日期:2019-09-05 13:30:3815-16赛季CBA联赛之江苏
日期:2019-09-05 13:30:3815-16赛季CBA联赛之北控
日期:2019-09-05 13:30:5615-16赛季CBA联赛之上海
日期:2019-09-05 13:30:1515-16赛季CBA联赛之上海
日期:2019-09-05 13:30:1515-16赛季CBA联赛之辽宁
日期:2019-09-05 13:30:3815-16赛季CBA联赛之北控
日期:2019-09-05 13:30:56
2 [报告]
发表于 2009-07-06 12:50 |只看该作者
欢迎大家积极的参与答题,每位正确回复者将会有十个可用积分的奖励,在活动结束后统一添加.

论坛徽章:
0
3 [报告]
发表于 2009-07-07 10:29 |只看该作者
DDR3为8bit预取设计,DDR2为4bit预取,这样DRAM内核的频率只有接口频率的1/8,DDR3-800的核心工作频率只有100MHz;采用点对点的拓朴架构,减轻地址/命令与控制总线的负担;采用100nm以下的生产工艺,将工作电压从1.8V降至1.5V,增加异步重置(Reset)与ZQ校准功能。
支持DDR3内存

论坛徽章:
2
丑牛
日期:2014-06-11 13:55:04ChinaUnix元老
日期:2015-02-06 15:16:14
4 [报告]
发表于 2009-07-07 22:50 |只看该作者
DDR3为8bit预取设计,DDR2为4bit预取,这样DRAM内核的频率只有接口频率的1/8,DDR3-800的核心工作频率只有100MHz;采用点对点的拓朴架构,减轻地址/命令与控制总线的负担;采用100nm以下的生产工艺,将工作电压从1.8V降至1.5V,增加异步重置(Reset)与ZQ校准功能。


支持

论坛徽章:
0
5 [报告]
发表于 2009-07-10 16:02 |只看该作者
DDR3为8bit预取设计,DDR2为4bit预取,这样DRAM内核的频率只有接口频率的1/8,DDR3-800的核心工作频率只有100MHz;采用点对点的拓朴架构,减轻地址/命令与控制总线的负担;采用100nm以下的生产工艺,将工作电压从1.8V降至1.5V,增加异步重置(Reset)与ZQ校准功能。


至强5500支持DDR3

论坛徽章:
0
6 [报告]
发表于 2009-07-10 16:22 |只看该作者
DDR3目前是3通道的,估计以后会有6个槽的主板出现了。

论坛徽章:
18
巳蛇
日期:2014-12-03 08:27:5115-16赛季CBA联赛之吉林
日期:2016-04-18 15:24:24qiaoba
日期:2016-06-17 17:41:1615-16赛季CBA联赛之八一
日期:2016-06-20 15:13:1415-16赛季CBA联赛之广夏
日期:2016-06-29 10:38:28极客徽章
日期:2016-12-07 14:03:4015-16赛季CBA联赛之吉林
日期:2017-03-06 13:47:55
7 [报告]
发表于 2009-07-10 16:30 |只看该作者
DDR3为8bit预取设计,DDR2为4bit预取,这样DRAM内核的频率只有接口频率的1/8,DDR3-800的核心工作频率只有100MHz;采用点对点的拓朴架构,减轻地址/命令与控制总线的负担;采用100nm以下的生产工艺,将工作电压从1.8V降至1.5V,增加异步重置(Reset)与ZQ校准功能。
~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~

支持DDR3内存

论坛徽章:
0
8 [报告]
发表于 2009-07-11 14:09 |只看该作者
不明白,为什么说是CPU支持DDR3内存呢? 这个应该是主板芯片组的职责吧?

论坛徽章:
0
9 [报告]
发表于 2009-07-16 18:08 |只看该作者
DDR3为8bit预取设计,DDR2为4bit预取,这样DRAM内核的频率只有接口频率的1/8,DDR3-800的核心工作频率只有100MHz;采用点对点的拓朴架构,减轻地址/命令与控制总线的负担;采用100nm以下的生产工艺,将工作电压从1.8V降至1.5V,增加异步重置(Reset)与ZQ校准功能。


至强5500支持DDR3

论坛徽章:
0
10 [报告]
发表于 2009-07-22 09:43 |只看该作者
准确的说应该是DDR3支不支持至强5500,芯片组应该是负责控制主板的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则 发表回复

  

北京盛拓优讯信息技术有限公司. 版权所有 京ICP备16024965号-6 北京市公安局海淀分局网监中心备案编号:11010802020122 niuxiaotong@pcpop.com 17352615567
未成年举报专区
中国互联网协会会员  联系我们:huangweiwei@itpub.net
感谢所有关心和支持过ChinaUnix的朋友们 转载本站内容请注明原作者名及出处

清除 Cookies - ChinaUnix - Archiver - WAP - TOP